• <em id="pai5d"></em><sup id="pai5d"></sup>
    
    

    <small id="pai5d"><rp id="pai5d"></rp></small>
    <option id="pai5d"></option>

    
    
  • <sup id="pai5d"></sup>
    <em id="pai5d"><label id="pai5d"></label></em>

  • <s id="pai5d"></s>
    當前位置 : 首頁(yè)  圖書(shū) 正文

    計算機基礎教育課程體系規劃教材:計算機硬件技術(shù)基礎簡(jiǎn)介,目錄書(shū)摘

    2020-07-30 16:38 來(lái)源:京東 作者:京東
    計算機基礎技術(shù)
    計算機基礎教育課程體系規劃教材:計算機硬件技術(shù)基礎
    暫無(wú)報價(jià)
    7評論 100%好評
    編輯推薦:    綜合計算機硬件技術(shù)核心內容?!队嬎銠C硬件技術(shù)基礎》綜合了目前計算機專(zhuān)業(yè)所有硬件技術(shù)課程的核心內容,各章結構以“計算機組成”為主體,結合“微機原理”實(shí)例,使學(xué)生通過(guò)實(shí)例理解原理。面向軟件開(kāi)發(fā)和系統應用取舍內容?!队嬎銠C硬件技術(shù)基礎》從應用角度解釋系統結構特點(diǎn),不以設計者觀(guān)點(diǎn)論述技術(shù)實(shí)現。以IA-32處理器和個(gè)人計算機為實(shí)例?!队嬎銠C硬件技術(shù)基礎》以具有典型意義的Intel 32位處理器和桌面個(gè)人計算機為實(shí)例,使得學(xué)生在理解計算機工作原理的同時(shí),熟悉廣泛使用的計算機系統。
    內容簡(jiǎn)介:    《計算機硬件技術(shù)基礎》以IA-32處理器和32位個(gè)人計算機系統為實(shí)例,從軟件開(kāi)發(fā)、計算機系統應用的角度,論述了計算機硬件技術(shù),包括IA-32處理器的發(fā)展和微機組成、數據表示、數字邏輯基礎、處理器結構和指令系統、總線(xiàn)系統、存儲系統、輸入輸出接口,還特別介紹了精簡(jiǎn)指令集計算機、高速緩沖存儲器、存儲管理、指令流水線(xiàn)、多媒體指令、超標量、動(dòng)態(tài)執行、多線(xiàn)程、多核等提高處理器性能的先進(jìn)技術(shù)。<br>    《計算機硬件技術(shù)基礎》適合作為普通高等院校面向軟件開(kāi)發(fā)、系統應用的計算機專(zhuān)業(yè)的“計算機組成原理”或“計算機組織與結構”課程的教材或參考書(shū),同時(shí)也適合作為非計算機專(zhuān)業(yè)的“計算機硬件技術(shù)”課程的教材或參考書(shū)。此外,《計算機硬件技術(shù)基礎》面向一般學(xué)生和普通讀者寫(xiě)作,起點(diǎn)低、內容精練、敘述深入淺㈩,適合軟件丁程、信息技術(shù)及電子、通信和自控等電類(lèi)專(zhuān)業(yè)的本科學(xué)生使用,也適合計算機等專(zhuān)業(yè)的高職高專(zhuān)、成教學(xué)生以及計算機應用開(kāi)發(fā)人員、希望深入學(xué)習計算機硬件技術(shù)的普通讀者和培訓班學(xué)員使用。
    作者簡(jiǎn)介:
    目錄:前言<br>第1章 計算機系統概述<br>1.1 計算機的發(fā)展<br>1.1.1 計算機的發(fā)展概況<br>1.1.2 微型計算機的發(fā)展<br>1.2 Intel80x86系列處理器<br>1.2.1 16位80x86處理器<br>1.2.2 IA-32處理器<br>1.2.3 Intel64處理器<br>1.3 計算機系統組成<br>1.3.1 馮·諾伊曼計算機結構<br>1.3.2 微型計算機的硬件系統<br>1.3.3 PC微機結構<br>1.3.4 計算機系統的層次結構<br>1.3.5 計算機的軟件系統<br>第1章總結<br>第1章習題<br><br>第2章 數據表示<br>2.1 數制<br>2.1.1 二進(jìn)制和十六進(jìn)制<br>2.1.2 數制之間的轉換<br>2.2 整數編碼<br>2.2.1 定點(diǎn)整數格式<br>2.2.2 有符號整數編碼<br>2.3 字符編碼<br>2.3.1 BCD<br>2.3.2 ASCII<br>2.3.3 Unicode<br>2.4 實(shí)數編碼<br>2.4.1 浮點(diǎn)數據格式<br>2.4.2 浮點(diǎn)數的舍入控制<br>2.5 校驗編碼<br>2.5.1 奇偶校驗碼<br>2.5.2 海明碼<br>2.5.3 循環(huán)冗余碼<br>第2章總結<br>第2章習題<br><br>第3章 數字邏輯基礎<br>3.1 邏輯代數<br>3.1.1 邏輯關(guān)系<br>3.1.2 邏輯代數的運算規則<br>3.1.3 邏輯函數的形式、轉換及化簡(jiǎn)<br>3.2 邏輯門(mén)電路<br>3.2.1 門(mén)電路實(shí)現<br>3.2.2 集成電路<br>3.2.3 三態(tài)門(mén)<br>3.3 組合邏輯電路<br>3.3.1 編碼器<br>3.3.2 譯碼器<br>3.3.3 加法器<br>3.4 時(shí)序邏輯電路<br>3.4.1 觸發(fā)器<br>3.4.2 寄存器<br>3.4.3 計數器<br>3.5 可編程邏輯器件<br>3.5.1 PLD器件<br>3.5.2 電子設計自動(dòng)化<br>第3章總結<br>第3章習題<br><br>第4章 處理器<br>4.1 處理器組成<br>4.1.1 控制器<br>4.1.2 運算器<br>4.2 處理器結構<br>4.2.1 處理器的基本結構<br>4.2.2 8086的功能結構<br>4.2.3 80386的功能結構<br>4.2.4 Pentium的功能結構<br>4.3 寄存器<br>4.3.1 通用寄存器<br>4.3.2 標志寄存器<br>4.3.3 專(zhuān)用寄存器<br>4.4 存儲器組織<br>4.4.1 存儲模型<br>4.4.2 工作方式<br>4.4.3 邏輯地址<br>第4章總結<br>第4章習題<br><br>第5章 指令系統<br>5.1 指令格式<br>5.1.1 指令編碼<br>5.1.2 IA32指令格式<br>5.2 尋址方式<br>5.2.1 數據尋址<br>5.2.2 指令尋址<br>5.2.3 堆棧及堆棧尋址<br>5.3 通用指令及其功能<br>5.3.1 數據傳送類(lèi)指令<br>5.3.2 算術(shù)運算類(lèi)指令<br>5.3.3 位操作類(lèi)指令<br>5.3.4 控制轉移類(lèi)指令<br>5.4 匯編語(yǔ)言基礎<br>5.4.1 語(yǔ)句格式<br>5.4.2 源程序框架<br>5.4.3 開(kāi)發(fā)過(guò)程<br>5.5 精簡(jiǎn)指令集計算機技術(shù)<br>5.5.1 復雜指令集和精簡(jiǎn)指令集<br>5.5.2 RISC技術(shù)的主要特點(diǎn)<br>5.5.3 MIPS處理器<br>第5章總結<br>第5章習題<br><br>第6章 總線(xiàn)系統<br>6.1 總線(xiàn)技術(shù)<br>6.1.1 總線(xiàn)類(lèi)型<br>6.1.2 總線(xiàn)的數據傳輸<br>6.1.3 總線(xiàn)信號和總線(xiàn)時(shí)序<br>6.2 8086的引腳信號<br>6.2.1 地址/數據信號<br>6.2.2 讀寫(xiě)控制信號<br>6.2.3 其他控制信號<br>6.3 8086的總線(xiàn)時(shí)序<br>6.3.1 寫(xiě)總線(xiàn)周期<br>6.3.2 讀總線(xiàn)周期<br>6.4 Pentium處理器的引腳和時(shí)序<br>6.4.1 引腳定義<br>6.4.2 總線(xiàn)周期<br>6.5 微機系統總線(xiàn)<br>6.5.1 PC機總線(xiàn)的發(fā)展<br>6.5.2 ISA總線(xiàn)<br>6.5.3 PCI總線(xiàn)<br>6.5.4 USB總線(xiàn)<br>第6章總結<br>第6章習題<br><br>第7章 存儲系統<br>7.1 存儲系統的層次結構<br>7.1.1 技術(shù)指標<br>7.1.2 層次結構<br>7.1.3 局部性原理<br>7.2 主存儲器<br>7.2.1 讀寫(xiě)存儲器<br>7.2.2 只讀存儲器<br>7.2.3 存儲器地址譯碼<br>7.2.4 主存空間分配<br>7.3 高速緩沖存儲器<br>7.3.1 工作原理<br>7.3.2 地址映射<br>7.3.3 替換算法<br>7.3.4 寫(xiě)入策略<br>7.3.5 80486的L1Cache<br>7.3.6 Pentium的L1Cache<br>7.4 存儲管理<br>7.4.1 段式存儲管理<br>7.4.2 頁(yè)式存儲管理<br>第7章總結<br>第7章習題<br><br>第8章 輸入輸出接口<br>8.1 I/O接口概述<br>8.1.1 I/O接口的典型結構<br>8.1.2 I/O端口的編址<br>8.1.3 輸入輸出指令<br>8.2 外設數據傳送方式<br>8.2.1 無(wú)條件傳送<br>8.2.2 查詢(xún)傳送<br>8.2.3 中斷傳送<br>8.2.4 中斷控制系統<br>8.2.5 DMA傳送<br>8.3 常用輸入輸出接口<br>8.3.1 定時(shí)控制接口<br>8.3.2 并行接口<br>8.3.3 異步串行通信接口<br>8.3.4 模擬接口<br>第8章總結<br>第8章習題<br><br>第9章 處理器性能提高技術(shù)<br>9.1 并行處理技術(shù)<br>9.1.1 并行性概念<br>9.1.2 并行計算機結構分類(lèi)<br>9.1.3 計算機性能評測<br>9.2 指令級并行<br>9.2.1 指令流水線(xiàn)技術(shù)<br>9.2.2 超標量技術(shù)<br>9.2.3 動(dòng)態(tài)執行技術(shù)<br>9.2.4 超長(cháng)指令字技術(shù)<br>9.3 數據級并行<br>9.3.1 向量處理機<br>9.3.2 多媒體指令<br>9.4 線(xiàn)程級并行<br>9.4.1 同時(shí)多線(xiàn)程技術(shù)<br>9.4.2 單芯片多處理器技術(shù)<br>第9章總結<br>第9章習題<br>參考文獻
    熱門(mén)推薦文章
    相關(guān)優(yōu)評榜
    品類(lèi)齊全,輕松購物 多倉直發(fā),極速配送 正品行貨,精致服務(wù) 天天低價(jià),暢選無(wú)憂(yōu)
    購物指南
    購物流程
    會(huì )員介紹
    生活旅行/團購
    常見(jiàn)問(wèn)題
    大家電
    聯(lián)系客服
    配送方式
    上門(mén)自提
    211限時(shí)達
    配送服務(wù)查詢(xún)
    配送費收取標準
    海外配送
    支付方式
    貨到付款
    在線(xiàn)支付
    分期付款
    郵局匯款
    公司轉賬
    售后服務(wù)
    售后政策
    價(jià)格保護
    退款說(shuō)明
    返修/退換貨
    取消訂單
    特色服務(wù)
    奪寶島
    DIY裝機
    延保服務(wù)
    京東E卡
    京東通信
    京東JD+
    亚洲精品乱码久久久97_国产伦子一区二区三区_久久99精品久久久欧美_天天看片永久av影城网页
  • <em id="pai5d"></em><sup id="pai5d"></sup>
    
    

    <small id="pai5d"><rp id="pai5d"></rp></small>
    <option id="pai5d"></option>

    
    
  • <sup id="pai5d"></sup>
    <em id="pai5d"><label id="pai5d"></label></em>

  • <s id="pai5d"></s>